與非門(英語(yǔ):NAND gate)是數(shù)字電路的一種基本邏輯電路。是與門和非門的疊加,有多個(gè)輸入和一個(gè)輸出。
若當(dāng)輸入均為高電平(1),則輸出為低電平(0);若輸入中至少有一個(gè)為低電平(0),則輸出為高電平(1)。與非門可以看作是與門和非門的疊加。
定義
與非門是 與門和 非門的結(jié)合,先進(jìn)行 與運(yùn)算,再進(jìn)行 非運(yùn)算。與非運(yùn)算輸入要求有兩個(gè),如果輸入都用0和1表示的話,那么與運(yùn)算的結(jié)果就是這兩個(gè)數(shù)的乘積。如1和1(兩端都有信號(hào)),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。與非門的結(jié)果就是對(duì)兩個(gè)輸入信號(hào)先進(jìn)行 與運(yùn)算,再對(duì)此 與運(yùn)算結(jié)果進(jìn)行 非運(yùn)算的結(jié)果。簡(jiǎn)單說(shuō),與非與非,就是先 與后 非。
電工學(xué)里一種基本邏輯電路,是與門和非門的疊加,有兩個(gè)輸入和一個(gè)輸出。
CMOS電路中的邏輯門有非門、與門、與非門、或非門、或門、異或門、同或門,施密特觸發(fā)門、緩沖器、驅(qū)動(dòng)器等
與非門則是當(dāng)輸入端中有1個(gè)或1個(gè)以上是低電平時(shí),輸出為高電平;只有所有輸入是高電平時(shí),輸出才是低電平
與非門芯片:74LS系列:74LS00、74LS20,CMOS系列:CD4011
真值表
與非門真值表
邏輯表達(dá)式: Y=(A·B)'=(A')+(B')
邏輯符號(hào)
實(shí)現(xiàn)
參考資料 >