必威电竞|足球世界杯竞猜平台

共模輸入電壓
來源:互聯網

共模輸入電壓是指相對于公共接地的信號。在電子工程領域,共模和差模的概念通常用于描述差分信號線上的信號特征。

定義

共模輸入電壓是在差分信號線的正端電壓Vp和負端電壓Vn之間相對公共地的電壓。在這種情況下,可以將Vp或Vn定義為共模電壓,而Vp-Vn則表示差模電壓。然而,這種孤立的定義并不具備實際意義,因為它們無法明確區分差分信號線上的是共模還是差模電壓。當干擾僅影響其中一個信號時,如何判斷其性質以及共模抑制的有效性就變得模糊不清。通過公式(Vp+Vn)/2和(Vp-Vn)/2,可以更直觀地理解共模和差模的區別。前者表示兩個信號線對公共地的平均值,后者則體現了差分信號的特點。當僅有(Vp+Vn)/2受到干擾,且無(Vp-Vn)/2的干擾時,共模抑制能夠有效地消除這種干擾。反之,若僅有(Vp-Vn)/2有信號,而(Vp+Vn)/2無信號,則表明這是一種典型的差分信號情況。

公式

共模輸入電壓的數學表達式為common-mode input 電壓

參考資料 >

輸入共模電壓范圍是什么意思?范圍是多少-電子發燒友網.電子發燒友.2024-11-04

共模電壓和差模電壓的區別-CSDN博客.CSDN博客.2024-11-04

共模電壓和差模電壓的定義及作用-模擬技術-電子發燒友網.電子發燒友.2024-11-04

生活家百科家居網